_______________
__________________
_____
_______________________
____________________
____________________
Каталог продуктов
Радиолокация
Отраслевые решения
_______________
__________________
_____
_______________________
____________________
____________________
Каталог продуктов
Радиолокация
Отраслевые решения
_________________
_________
______

IP-ядро FFTex-IP предназначено для выполнения операций БПФ/ОБПФ различной длины над входными данными, представленными в виде квадратурных отсчётов комплексного сигнала.

FFTex-IP

Основные характеристики
IP-ядро FFTex-IP предназначено для выполнения операций БПФ/ОБПФ различной длины над входными данными, представленными в виде квадратурных отсчётов комплексного сигнала.

IP-ядро FFTex-IP реализовано на основе архитектуры Streaming Radix-4 Streaming Radix-4 — архитектура потоковой обработки данных, обладает высокой производительностью и предназначена для использования в составе OFDM-модуляторов стандартных (IEEE 802.11n/ac/ax, /LTE/LTE-A/5G NR) и специальных систем связи. IP-ядро FFTex-IP можно использовать для демодуляции данных стандарта LTE (TS 36.212) с различным количеством ресурсных блоков.
IP-ядро в виде зашифрованного файла и/или зашифрованного netlist формата EDIF
IP-ядро в виде зашифрованного файла и/или зашифрованного netlist формата EDIF
1
2
Описание работы и назначение портов IP-ядра
Описание работы и назначение портов IP-ядра
3
Верифицированный тест-бенч для симуляции работы IP-ядра
Верифицированный тест-бенч для симуляции работы IP-ядра
4
Исполняемая модель IP-ядра в среде моделирования Engee
4
Верифицированный тест-бенч для симуляции работы IP-ядра
3
Описание работы и назначение портов IP-ядра
2
Исполняемая модель IP-ядра в среде моделирования Engee
4
Верифицированный тест-бенч для симуляции работы IP-ядра
3
Описание работы и назначение портов IP-ядра
2
IP-ядро в виде зашифрованного файла и/или зашифрованного netlist формата EDIF
1
В состав поставки IP-ядра могут быть включены следующие компоненты
IP-ядро в виде зашифрованного файла и/или зашифрованного netlist формата EDIF
1
Интеграция
IP-ядро DPDex-IP ЦИТМ «Экспонента» всегда доступно для целевых платформ FPGA и СБИС. Для специальных применений возможно использование IP-ядра DPDex-IP в составе специализированных СнК.

Интеграция IP-ядра DPDex-IP в текущие или будущие проекты возможна в соответствии с любыми требованиями и пожеланиями заказчика. Специалисты ЦИТМ «Экспонента» помогут вам в решении этой задачи.