_______________
__________________
_____
_______________________
____________________
____________________
Каталог продуктов
Радиолокация
Отраслевые решения
_______________
__________________
_____
_______________________
____________________
____________________
Каталог продуктов
Радиолокация
Отраслевые решения
_________________
_________
______

IP-ядро OFDMex-IP предназначено для работы в качестве OFDM-модулятора или OFDM-демодулятора в различных DSP-системах с комплексным представлением сигнала.

OFDMex-IP

Основные характеристики
IP-ядро OFDMex-IP предназначено для работы в качестве OFDM-модулятора или OFDM-демодулятора в различных DSP-системах с комплексным представлением сигнала.

IP-ядро OFDMex-IP предоставляет пользователю возможность конфигурации с целью выбора режима работы и максимальной длины FFT. Последнее позволяет в случае необходимости значительно оптимизировать используемые ресурсы FPGA. При конфигурации доступны режимы работы OFDM-модулятор или OFDM-демодулятор. Максимальная длина FFT может быть установлена из ряда: 64, 128, 256, 512, 1024, 2048.
IP-ядро в виде зашифрованного файла и/или зашифрованного netlist формата EDIF
IP-ядро в виде зашифрованного файла и/или зашифрованного netlist формата EDIF
1
2
Описание работы и назначение портов IP-ядра
Описание работы и назначение портов IP-ядра
3
Верифицированный тест-бенч для симуляции работы IP-ядра
Верифицированный тест-бенч для симуляции работы IP-ядра
4
Исполняемая модель IP-ядра в среде моделирования Engee
4
Верифицированный тест-бенч для симуляции работы IP-ядра
3
Описание работы и назначение портов IP-ядра
2
Исполняемая модель IP-ядра в среде моделирования Engee
4
Верифицированный тест-бенч для симуляции работы IP-ядра
3
Описание работы и назначение портов IP-ядра
2
IP-ядро в виде зашифрованного файла и/или зашифрованного netlist формата EDIF
1
В состав поставки IP-ядра могут быть включены следующие компоненты
IP-ядро в виде зашифрованного файла и/или зашифрованного netlist формата EDIF
1
Интеграция
IP-ядро DPDex-IP ЦИТМ «Экспонента» всегда доступно для целевых платформ FPGA и СБИС. Для специальных применений возможно использование IP-ядра DPDex-IP в составе специализированных СнК.

Интеграция IP-ядра DPDex-IP в текущие или будущие проекты возможна в соответствии с любыми требованиями и пожеланиями заказчика. Специалисты ЦИТМ «Экспонента» помогут вам в решении этой задачи.